






Estude fácil! Tem muito documento disponível na Docsity
Ganhe pontos ajudando outros esrudantes ou compre um plano Premium
Prepare-se para as provas
Estude fácil! Tem muito documento disponível na Docsity
Prepare-se para as provas com trabalhos de outros alunos como você, aqui na Docsity
Os melhores documentos à venda: Trabalhos de alunos formados
Prepare-se com as videoaulas e exercícios resolvidos criados a partir da grade da sua Universidade
Responda perguntas de provas passadas e avalie sua preparação.
Ganhe pontos para baixar
Ganhe pontos ajudando outros esrudantes ou compre um plano Premium
Comunidade
Peça ajuda à comunidade e tire suas dúvidas relacionadas ao estudo
Descubra as melhores universidades em seu país de acordo com os usuários da Docsity
Guias grátis
Baixe gratuitamente nossos guias de estudo, métodos para diminuir a ansiedade, dicas de TCC preparadas pelos professores da Docsity
Livro R.J.Tocci
Tipologia: Manuais, Projetos, Pesquisas
Oferta por tempo limitado
Compartilhado em 18/08/2010
4.7
(12)8 documentos
1 / 12
Esta página não é visível na pré-visualização
Não perca as partes importantes!
Em oferta
cr | segundos e 4 743. (b) 257 180 08 + (ey 325 7-44. (a) 22 Cy CLK Eb) iso 1 (900ul Sequência de contagem 745. Conecte (), do 71290 no CR do 7 ARBCDEF 747, Incluir outro flip-Hop FE. 1000004 7-49, Conectar Q, de um av 2, do curto. 010000 7-50, O 74178 é carregado com 1101 na descida do sexio pulso 001000 ck. o0o0c100 ' 0000 140 Repeo 754.0) QT O (O) O De 1000 01 7-55. Veja a figura do diagrama de tempo a seguir 010001 . 001001 o9 04101 4 “00011 + sHÃD ; : ' ' : : ' N Pr Pp Po P PB] P Deslocamento serial Carga 3 Pa Pa Pa Po PB Pa Ds Ds 7-56. (a) A entrada CER é assincrona Kb) Verdadeiro te) o 1 1 Após 1 pulso de clock 1 ! ' 1 Após 2 pulsos de clock 1 4 1 J:- Após 3 pulsos de clock 1 1 + Após 4 pulsos de clock (E) v ) 1. Após 1 pulso de clock [o É t 9.5 Após 2 pulsos de clock [A 1 [o 1. após 5 pmisos de clack Após é pulsos de clock [E] t + 9: Após 1 pulso de clock. 8 1 1 d:. após 2 pulsos de clock 1 f 8: após 3 pulsos de clock E do o Após é pulsos de clock l E a 1 ty ) 1 1º, . Após 1 puiso de clock : l 1 É... Após 2 pulsos de clock i | Q. 4. Após 3 pulsos de clock ÃO 177 Após 4 pulsos de clock ligação entre MA, e (9, está aberta. ou 9, ou MR, está em curto com a terra 758, O CHE lo Sip-fiop aberto, ou permanentemente em ALTO ou não está respondendo. “759,00 MSB do contador de módulo 6 nível BAIXO “260, (a) display — 601 (b) display = 000 761, Os contadores não estão sendo limpados antes de cada in- tervala de amostragem. 762. (A) O Aip-flop C vai comutar à cada transição de descida da entrada (Bb) Não vai contar no mode crescente adequadamente; Be C'não vão comurar. 7-63. 1) aberio ou 83 com problema 7-65. (4) paralelo €b) binário (e) decrescente (3) de módulo 14 (e) assíncrono (8) em anel (g) Johnson CB) todos €) com carga paratela (D crescente; decrescente €) assíncrono à pernanentenente em Respostas de Problemas Selecionados a75 OD Bed Gm) síncrono/paraleto CAPÍTULO 8 BLEDAL MACIA 8-2. (4) BSD] CD) 4593 pf (e) 59.06 pi (d)274L py (O 67267] CDODV 6) Liv sá (O) 4 Gia (O tem td) produto velocidade-potência (e) Va (2 CI para montagem em superfície £g) absorção de corrente Ch) fan-out ti) saída totem-pole 65) transistor de absorção de corrente CG) ATSASISV DIV 2NV MOR V04V tm) fornecimento BSD OT MOS VICAV (DOS VIDINV 86. (b) AND, NAND (e) entradas desconeciadas AU ma (O cinco (Db) 24 mA out não é excedido em nenhum dos casos 812, 43 ns: 38 nº 8-1. (a) 2 ki) (DSO E-J4. (JO resistor de « é muito grande 8-15. (a) amplitude muito pequena (b) 5 muito pequeno (e) 1,0) muito pequeno 818. Seis pórias AND 8-19, 46 + CD - FG 8-20. opção (4) B21.(9)5V 6) 822. (a) RV (b) 8-24. (a) 10 9 para uma corrente de 20 mA no LED artamento, pois E, é E, ficariam simultanea- ménre ativados quando X= Y =. 8-25, AND sata cdegh 828.0. c0, 829. b 8:30, 12.5 mw 122% RAVAVANA Vad VAV 8:37. (3) FAHCT (P) converte tensões dos níveis lógicos sem E. Concciar fodas as outras 1 316, Q1OU, 1001, $36. (b) 7 ARC + ABC — ABC + ABC+ABED + ABC 9.37. (a) codificador, MUX (BJ MUX, DEMUX (e) MIX cd) codificador (e) decadificador, DEMUX (f) DEMUX (g) MUX Entradas de seleção ' ; N Ja O AO Entrada A DG B A uados 7442 7 PROMO NONONO!) T 3, à, €c) Os LE 6 vão piscar 9.42. cinco tinhas 9-43, (4) O sequenciamento termina após o atuador 3 ser ativado 0h) O mesma que no ilem (a) 92-44. A falha provável é um curto para a terra do MSB do MEX das dezenas. mente 4), € Q, estão trocados “elmente aa entradas 6 e 7 do MUX estão em curto à permanentemente cm BAIXO) Gás. (a) não Cb) sim 9.51, A última sa “Alta ' impedância 4 t 4 957. (D) 4 tu: 9:58, (4) im 6, 50, aceso, aceso, apagado (da esquerda para a direi- vs registradores têm 1001 Respostas de Problemas Selecionados 9-60. Ca) 57FA (Db) 5000 à Ce) 9000 a D7FR (A) não CAPÍTULO 10 10-L. CP), (g) falso 102. 3,58V 10-3. LSB = 20mV 10-4, 20 mYV; aproximadamente 0,4% 0-5. aproximadamente 5 my 10-6, aí 16-7, 14,5%. 0,286 V 10-9. 250,06 rpm 10-40. 10 mv, 0,1% 10-11. 6,95 V 88 my AO air «39200 into 19-13. 800 4%; não — USIZS Vo — 46875 V (B)4,27 KO (0) D,0267 10-15. Utiliza poucos valores diferentes de R 10-16. 20 pA; sim 16-17. (a) sete 10-19. 242,5 inV não está dentro das especificações. 10-20. ofixet fora das espe «O bit E do conversor D/ LVUO aberto cu permanentemente 40-22. biis O e 1 irocados 10-24. (a) 1010 Cb) EMOIIE (e) 1025, 51 ps 10-27. (0) 12mv BD) 27 my 10-28, 64) ONO CD) GILLLEDT! 10-29 v 10-31, 10-32. Rampa digital. aeb. 10-35. 80 ps 10-36. 100 forma de onda reconsuuída é 3,33 ktiz Fa de fd Aproximações sucessivas: b, c, og (b3 S00 my tj emo (O. o MSE, do MIS não está afetando A chave está permanentemente fechada a cnave está per mancntemente aherta, ou o capacitor está em carro 10-49, (a) O endereço É tacex (2) 510 my 10-45. 10-47. CAPÍTULO [1 TE-L, 16,354; 42: 524208 VEZ. 16.384 NS. GR x É O; 16: 14: 16.384 11-6. (2) dados, endereço, controle (b) endereço (€) dudos (dd) CPT 1-7. (a) alta impedância AdAss [3 Agthya =" AsiAya reed A ihyy 74157 NNNN Za BE AgiÃp AA Aids Aba 7457 7 11-30, a cada 7,8 us 11-31. (a) 4.096 colunas, 1.024 linhas (bh) 2048 (e) Deveria dobrar 11-34. Inclua anais quatro PROMS no circuilo (PROM-4 à PROS 7). Conecte suas saídas de dados € entradas de endereço nos arramentos de dados e endereço, respectivamente. Conecte entrada C'do decodificador e conecte as saídas 4 a 7 do ficacior nas entradas de CS das PROMs 4 a 7, sespectiy mente 11-35, Conecte A, AB, € AB, cm uma porta OR ce irês entra- € conecte da porta OR na entrada C do decodificador. 11-38, FOGS-[31, F490-P7FF; FROO BEBER; PCOO-PEPE 11-40, A entrada 8 dp decodilicador está aberta ou permanente- mente em ALTO 31-41. O nó da saída da porra OR com a entrada C está pemia- nentemente em aível BAIXO, 11-42. Somente os módulos de RAM £ é 3 estão sendo testados. 21-43. O chip RAM com de dados 4 a 7 no módulo 2 não está funcionando adequadamente 11-44. à saída 7 do módulo de RAM à está aberta ou permanen- temente em ALTO. 11-46. Checkstem = 1101010 CAPÍTULO 122. (a) simples, complexo, registrador Cb) registrador («) registrador (d) simples, complexo. registrador 12-3. No modo registrador existem oito termos-produto na cont guração vom registradores « sete termos-prodnto na configu combinaciona)